< Terug naar vorige pagina
Onderzoeker
Stefan Biereigel
- Disciplines:Analoge, RF- en mixed-signal geïntegreerde circuits, Digitaal geïntegreerde circuits
Affiliaties
- Elektronische Circuits en Systemen (ECS) (Afdeling)
Lid
Vanaf1 aug 2020 → Heden - Elektrotechnische Industriële Ingenieurstechnieken (ESAT), Campus Geel (Technologiecluster)
Lid
Vanaf14 nov 2018 → 31 jul 2020
Projecten
1 - 1 of 1
- Een flexibele straling geharde All-Digital PLL / CDR voor HEP-chipsetsVanaf28 sep 2018 → 30 aug 2022Financiering: Eigen Middelen zoals patrimonium, inschrijvingsgelden, giften, ....
Publicaties
1 - 8 van 8
- A radiation tolerant clock generator for the CMS endcap timing layer readout chip(2022)
Auteurs: Stefan Biereigel, Paul Leroux, Jeffrey Prinzie
- A radiation tolerant clock generator for the CMS endcap timing layer readout chip(2022)
Auteurs: Stefan Biereigel, Paul Leroux, Jeffrey Prinzie
- Radiation-Tolerant Digitally Controlled Ring Oscillator in 65 nm CMOS(2021)
Auteurs: Stefan Biereigel, Paul Leroux, Jeffrey Prinzie
Pagina's: 1 - 10 - Single-Event Effect Responses of Integrated Planar Inductors in 65-nm CMOS(2021)
Auteurs: Stefan Biereigel, Paul Leroux, Jeffrey Prinzie
Pagina's: 2587 - 2597 - Radiation-Tolerant All-Digital PLL/CDR with Varactorless LC DCO in 65 nm CMOS(2021)
Auteurs: Stefan Biereigel, Paul Leroux, Jeffrey Prinzie
- A Low Noise Fault Tolerant Radiation Hardened 2.56 Gbps Clock-Data Recovery Circuit With High Speed Feed Forward Correction in 65 nm CMOS(2020)
Auteurs: Stefan Biereigel, Paul Leroux, Jeffrey Prinzie
Pagina's: 1438 - 1446 - Methods for clock signal characterization using FPGA resources(2020)
Auteurs: Stefan Biereigel, Jeffrey Prinzie, Paul Leroux
- A High-resolution, Wide-range, Radiation-hard Clock Phase-shifter in a 65 nm CMOS Technology(2019)
Auteurs: Stefan Biereigel
Pagina's: 147 - 150Aantal pagina's: 4